문서 ID: 000093292 콘텐츠 형태: 문제 해결 마지막 검토일: 2023-06-01

인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 이상에서 일부® 인텔 Agilex FPGAs F-4F 장치를 사용할 때 기능 장애가 있는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 이전의 문제로 인해 -4F 속도 등급의 F-시리즈 FPGAs® 인텔 Agilex 기능상의 오류가 나타날 수 있습니다. 이 문제는 0°C에서 이러한 장치 중 일부에 대한 타이밍 모델의 불일치로 인해 발생합니다.

    해결 방법

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.4부터 해결되었습니다.

    프로젝트가 아직 설계 단계에 있고 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 이상 을 사용하고 있거나 디자인을 내보낼 수 없는 경우. 다음 단계에 따라 디자인을 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.4 이상으로 마이그레이션합니다.

    1. 인텔® Quartus® Prime Edition 소프트웨어 22.4 이상에서 원래 프로젝트를 엽니다. 다른 소프트웨어 버전으로 만든 프로젝트를 열려는 메시지가 나타나면 를 클릭합니다.
    2. 설계 프로세스를 계속 진행하십시오.

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전(22.3 이상)을 타겟팅하고 프로젝트가 마무리되고 생산 단계에서 다음 단계(1)에서 (8까지) 다음을 수행 하십시오.

    1. 대상 인텔 Quartus Prime Pro Edition 소프트웨어 버전에서 원래 프로젝트를 엽니다.
    2. 프로젝트 > 내보내기 디자인을 클릭하고 최종 스냅샷을 선택하여 프로젝트의 최종 컴파일 결과를 내보냅니다.
    3. 디자인을 닫습니다.
    4. 인텔 Quartus Prime Pro Edition 소프트웨어 버전 22.4 이상에서 원래 프로젝트를 열고 다른 소프트웨어 버전으로 만든 프로젝트를 열려는 메시지가 나타나면 를 클릭합니다.
    5. 프로젝트 > 디자인 가져오기클릭하고 데이터베이스 파일의 최종 버전을 지정합니다. 기존 프로젝트의 데이터베이스를 덮어쓰고 이전 결과를 제거합니다.
    6. 프로세싱 > 시작 > 시작 타이밍 분석(사인오프)을 실행하여 사인오프 타이밍 분석을 실행합니다.
      • 설계에 영향을 받는 경우 새로운 타이밍 문제가 표시됩니다. 단계(7)로 진행합니다.
      • 설계가 타이밍 분석을 통과하면 추가 조치가 필요하지 않습니다.
    7. 프로세싱 > 시작 컴파일을 클릭하여 프로젝트의 전체 컴파일을 실행합니다.
      • 타이밍 문제가 해결된 경우 추가 조치가 필요하지 않으며 새 구성 파일을 사용해야 합니다.
      • 설계에 타이밍 문제가 여전히 있는 경우 8단계로 진행하십시오.
    8. 타이밍 폐쇄를 위해 설계를 최적화하고 설계가 타이밍 요구 사항을 충족할 때까지 디자인을 다시 컴파일합니다.
      • 경우에 따라 여러 시드를 컴파일하면 타이밍 폐쇄가 용이할 수 있습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ F-시리즈 FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.