문서 ID: 000094102 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2023-03-16

CRC_ERROR 프로토콜(CvP)을 통한 부분 재구성(PR) 또는 구성 중에 항상 주장합니까?

환경

  • 인텔® Quartus® Prime 디자인 소프트웨어
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    아니요, PR(부분 재구성) 또는 CvP가 구성 RAM(CRAM)을 수정하지만 PR 또는 CvP 비트 스트림이 손상되지 않는 한 CRC_ERROR 절대로 주장하지 않습니다.

    해결 방법

    PR 또는 CvP가 정상적으로 수행되는 한 CRC_ERROR 주장하지 않으므로 PR 또는 CvP 동안 CRC_ERROR 상태를 무시하기 위한 메커니즘을 구현할 필요가 없습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA
    인텔® Cyclone® 10 GX FPGA
    Stratix® V FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.