문서 ID: 000095608 콘텐츠 형태: 문제 해결 마지막 검토일: 2024-06-18

F-타일 HDMI FPGA IP 디자인 예가 Quartus® Prime Pro Edition 소프트웨어 버전 23.2의 하드웨어에서 작동하지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® Prime Pro Edition 소프트웨어 버전 23.2의 문제로 인해 F-Tile PMA/FEC Direct PHY FPGA IP의 기본 설정인 rx_term_mode_select가 RX_TERM_MODE_SELECT_GROUNDED에서 RX_TERM_MODE_SELECT_FLOATING로 변경됩니다.

    F-타일 HDMI FPGA IP 설계 예시는 Quartus® Prime Pro Edition 소프트웨어 버전 23.2에서 필요한 rx_ac_couple_enable 쿼터스 설정 파일(QSF) 제약 조건을 설정하지 않아 설계 예시가 Agilex™ 7 FPGA I-시리즈 트랜시버-SoC 개발 키트(4x F-타일)의 하드웨어에서 장애를 일으킵니다.

    해결 방법

    이 문제를 해결하려면 다음과 같이 하십시오.

    QSF 파일에서 필요한 rx_ac_couple_enable 제약 조건을 ENABLE 로 설정합니다.

    set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[0] -entity agx_hdmi21_frl_demo

    set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[1] -entity agx_hdmi21_frl_demo

    set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[2] -entity agx_hdmi21_frl_demo

    set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[3] -entity agx_hdmi21_frl_demo

    이 문제는 Quartus® Prime Pro Edition 소프트웨어 버전 23.3부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.