예. 일부 잘못된 포트 이름, 잘못된 메모 및 일부 누락된 포트가 있습니다.
(1) 그림 1과 표 2에는 다음과 같은 포트가 있습니다.
- qspi_dataout (그림 1), fqspi_dataout (표 2)
- qspi_dclk
- qspi_scein
- avl_csr_addr
- avl_csr_rddata
- avl_csr_rddata_valid
- avl_mem_addr
- avl_mem_rddata_valid
- avl_mem_byteenble
그러나 이것들은 잘못된 것입니다. 올바른 포트 이름은 다음과 같습니다.
- qspi_pins_data
- qspi_pins_dclk
- qspi_pins_ncs
- avl_csr_address
- avl_csr_readdata
- avl_csr_readdatavalid
- avl_mem_address
- avl_mem_readdatavalid
- avl_mem_byteenable
(2) 표 2의 Conduit Interface에 대한 참고 3은 "Available when you enable the dedicated Active Serial interface parameter(전용 활성 직렬 인터페이스 비활성화 매개변수)를 활성화할 때 사용 가능"이라고 나와 있습니다.
그러나 그것은 잘못된 것입니다. 올바른 설명은 "SPI 핀 사용 인터페이스 매개 변수를 사용하도록 설정할 때 사용 가능"입니다.
(3) 표 2에는 다음과 같은 누락된 포트가 있습니다.
신호 | 너비 | 방향 | 설명 |
atom_ports_dclk | 1 | 출력 | ASMI 블록의 dclk에 연결 |
atom_ports_ncs | 1 ~ 3 | 출력 | ASMI 블록의 sce 연결 |
atom_ports_oe | 1 | 출력 | ASMI 블록의 oe에 연결 |
atom_ports_dataout | 4 | 출력 | atom_ports_dataout는 데이터를 ASMI 블록을 통해 AS 데이터 핀으로 출력합니다. 인텔® Arria® 10의 경우 인텔® Cyclone® 10 GX, Arria® V, Arria® V GZ, Cyclone® V 및 Stratix® V가 atom_ports_dataout[0:3]을 ASMI 블록의 data0out, data1out, data2out, data3out에 연결합니다. 인텔® Cyclone® 10 LP의 경우 Cyclone®IV GX, Cyclone®IV E, Stratix® IV, Arria® II Arria® II GZ는 atom_ports_dataout[0]을 ASMI 블록의 sdoin에 연결합니다. |
atom_ports_dataoe | 4 | 출력 | atom_ports_dataoe[0:3]을 ASMI Block의 data0oe, data1oe, data2oe, data3oe에 연결 |
atom_ports_datain | 4 | 입력 | atom_ports_datain는 ASMI 블록을 통해 AS 데이터 핀으로부터 데이터를 수신한다. 인텔® Arria® 10의 경우 Cyclone®10 GX, Arria® V, Arria® V GZ, Cyclone® V 및 Stratix® V는 atom_ports_datain[0:3]을 ASMI 블록의 data0in, data1in, data2in, data3in에 연결합니다. 인텔® Cyclone® 10 LP의 경우 Cyclone® IV GX, Cyclone® IV E, Stratix® IV, Arria® II, Arria® II GZ는 atom_ports_datain[1]을 ASMI 블록의 data0out에 연결합니다. |
이러한 포트는 전용 활성 직렬 인터페이스 비활성화 매개변수를 활성화할 때 사용할 수 있습니다.