문서 ID: 000096246 콘텐츠 형태: 오류 메시지 마지막 검토일: 2024-06-06

FPGAs용 Ashling* RiscFree* IDE가 디버깅 구성에서 Nios V/m 코어를 감지하지 못하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Standard Edition
  • Windows 11* Family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® Prime Standard Edition 소프트웨어 버전 23.1 이하의 문제로 인해 Ashling RISC-V 하드웨어 디버깅 구성은 FPGAs용 Ashling* RiscFree* 통합 개발 환경(IDE)에서 Nios® V/m 코어를 감지할 수 없습니다.

    해결 방법

    이 문제는 FPGAs 오류에 대한 Ashling* RiscFree* IDE(통합 개발 환경)와 관련이 있습니다. Quartus® Prime Standard Edition 소프트웨어 버전 23.1 및 Quartus® Prime Pro Edition 소프트웨어 버전 23.4에서 수정되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Arria® V FPGA 및 SoC FPGA
    Arria® V GT FPGA 개발 키트

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.