문서 ID: 000096286 콘텐츠 형태: 문제 해결 마지막 검토일: 2024-04-17

"FHT 레인 PLL 참조 소스 선택" 매개변수가 기본값으로 "REF_TO_GND"로 설정된 경우 "지원 로직 생성" 단계에서 F-Tile FHT 트랜시버 설계가 실패하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® Prime Pro Edition 소프트웨어 버전 23.2의 문제로 인해 FHT 레인 PLL 참조 소스 매개변수 선택이 기본값으로 REF_TO_GND 으로 설정된 경우 "지원 로직 생성" 단계에서 오류가 발생할 수 있습니다.

    해결 방법

    Quartus® Prime Pro Edition 소프트웨어 버전 23.2에서 이 문제를 해결하려면 FHT Lane PLL refclk 소스를 PLL_100_MHZ 또는 PLL_156_MHZ으로 선택합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.