문서 ID: 000097610 콘텐츠 형태: 오류 메시지 마지막 검토일: 2023-12-11

디자인에서 오류 "인텔 FPGA IP 인스턴스화하려면 DEVICE_INITIALIZATION_CLOCK 옵션을 OSC_CLK_1_25MHZ, OSC_CLK_1_100MHZ 또는 OSC_CLK_1_125MHZ로 설정해야 합니다. 이 할당은 QSF 파일에 없습니다." ?

환경

    인텔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

버전 23.4부터 인텔® Quartus® Prime Pro Edition 소프트웨어는 해당 항목에 대한 검사를 시행합니다. 설계에 트랜시버가 포함된 프로젝트에 대한 장치의 OSC_CLK_1 핀 을 제한하는 데 필요한 QSF 할당.

이 필수 .qsf 제약 조건을 포함하지 않으면 인텔® Quartus® Prime Pro Edition 소프트웨어 컴파일의 적합성 단계에서 아래와 같은 형식의 오류가 생성됩니다.

디자인에서 오류 "인텔 FPGA IP 인스턴스화하려면 DEVICE_INITIALIZATION_CLOCK 옵션을 OSC_CLK_1_25MHZ, OSC_CLK_1_100MHZ 또는 OSC_CLK_1_125MHZ로 설정해야 합니다. QSF 파일에 이 할당이 없습니다."

해결 방법

이 오류를 방지하려면 프로젝트의 *.qsf 파일에 다음 형식의 할당추가해야 합니다.
set_global_assignment -name DEVICE_INITIALIZATION_CLOCK <OSC_CLK_1_25MHZ, OSC_CLK_1_100MHZ 또는 OSC_CLK_1_125MHZ>

이 할당에 대해 선택한 주파수는 디바이스의 OSC_CLK_1 핀에 제공한 주파수와 일치해야 합니다.

예를 들어 장치의 OSC_CLK_1 핀에 125MHz 클럭을 제공한 경우 할당은 아래와 같습니다.
set_global_assignment -name DEVICE_INITIALIZATION_CLOCK OSC_CLK_1_125MHZ

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Agilex™ FPGAs 및 SoC FPGAs

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.