문서 ID: 000097615 콘텐츠 형태: 문제 해결 마지막 검토일: 2024-04-18

시스템 연결 경고: qsys_top.clock_in.out_clk/iopll_0.refclk: iopll_0.refclk에는 125000000Hz가 필요하지만 소스의 주파수는 50000000Hz입니다.

환경

    인텔® Quartus® Prime Pro Edition
    IOPLL 인텔® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® Prime Pro Edition 소프트웨어 버전 23.4의 문제로 인해 Agilex™ 7 FPGA - Nios® V/m 프로세서 OCM-OCM의 플랫폼 디자이너 시스템을 볼 때 위의 경고가 표시될 수 있습니다.

이는 클럭 브리지 FPGA IP가 필요한 125MHz가 아닌 IOPLL FPGA IP에 대해 50MHz만 소싱하기 때문입니다.

해결 방법

Quartus® Prime Pro Edition 소프트웨어 버전 23.4에서 이 문제를 해결하려면 IOPLL FPGA IP의 참조 클럭 주파수를 50MHz로 설정합니다.

이 문제는 Quartus® Prime Pro Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 2 제품

인텔® Agilex™ F-시리즈 FPGAs 및 SoC FPGAs
인텔® Agilex™ F-시리즈 FPGA 개발 키트

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어서는 안 됩니다. 이 페이지의 영어 버전과 번역 사이에 모순이 있는 경우 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.