문서 ID: 000099035 콘텐츠 형태: 문제 해결 마지막 검토일: 2024-06-14

F-Tile DisplayPort FPGA IP 디자인 예가 HBR3(High Bit Rate 3)에서 RX 링크 교육에 실패하는 이유는 무엇입니까?

환경

    인텔® Quartus® Prime Pro Edition
    DisplayPort*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® Prime Pro Edition 소프트웨어 버전 v23.3 및 v23.4로 생성된 F-타일 DisplayPort FPGA IP 설계 예제의 문제로 인해 HBR3에서 RX 링크 교육 실패를 관찰할 수 있습니다.

해결 방법

이러한 소프트웨어 릴리스에서 이 문제를 해결하려면 다음 RxEQ 매개 변수를 사용하여 프로젝트 Quartus 설정 파일(.qsf)을 편집한 다음 디자인을 다시 컴파일합니다.

set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[3] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_n[3] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[2] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_n[2] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[1] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_n[1] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[0] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_n[0] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_p[3] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_n[3] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_p[2] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_n[2] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_p[1] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_n[1] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_p[0] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2" -to fmc_rx_n[0] -entity agi_dp_demo
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -에서 fmc_rx_p[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_n[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_p[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_n[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_p[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_n[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_p[0]
set_instance_assignment -name HSSI_PARAMETER "rxeq_dfe_data_tap_1=0" -to fmc_rx_n[0]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -에서 fmc_rx_p[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -to fmc_rx_n[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -에서 fmc_rx_p[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -에서 fmc_rx_n[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -to fmc_rx_p[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -to fmc_rx_n[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -to fmc_rx_p[0]
set_instance_assignment -name HSSI_PARAMETER "rxeq_hf_boost=0" -to fmc_rx_n[0]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -에서 fmc_rx_p[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_n[3]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_p[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -에서 fmc_rx_n[2]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_p[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_n[1]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_p[0]
set_instance_assignment -name HSSI_PARAMETER "rxeq_vga_gain=37" -to fmc_rx_n[0]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_p[3]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_n[3]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_p[2]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_n[2]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_p[1]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_n[1]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_p[0]
set_instance_assignment -name HSSI_PARAMETER "vsr_mode=VSR_MODE_DISABLE" -to fmc_rx_n[0]

이 문제는 Quartus® Prime Pro Edition 소프트웨어 버전 24.1부터 해결되었습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 2 제품

인텔® Agilex™ FPGAs 및 SoC FPGAs
인텔® Agilex™ I-시리즈 FPGA 개발 키트

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.