문서 ID: 000099056 콘텐츠 형태: 오류 메시지 마지막 검토일: 2024-06-12

HDMI RX PHY FPGA IP 또는 HDMI TX PHY FPGA IP 설계 예제를 생성할 때 오류가 발생하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    FPGA용 Nios® II 프로세서를 FPGA용 Nios® V 프로세서로 마이그레이션하기 때문에 Quartus® Prime Pro Edition 소프트웨어 버전 24.1에서 HDMI RX PHY FPGA IP 또는 HDMI TX PHY FPGA IP에서 설계 예제를 생성할 때 다음 오류가 나타납니다.

    해결 방법

    이 문제에 대한 해결 방법은 없습니다.

    이 문제는 Quartus® Prime Pro Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.