인텔® FPGAs 위한 SPICE 모델
SPICE 키트를 사용하면 인텔 FPGAs 사용하는 다양한 구성에 대해 시스템 수준 시뮬레이션을 수행할 수 있습니다. SPICE 키트는 프로세스, 전압 및 온도(PVT)에서 다양한 I/O 기능을 지원하는 모델을 제공합니다. 각 SPICE 키트에는 다음 정보가 포함되어 있습니다.
- 암호화된 트랜지스터 및 로직 셀 라이브러리 모델
- 단일 엔드 및 차등 I/O용 암호화된 입력/출력 버퍼 회로 모델
- 단일 엔드 및 차등 샘플 SPICE 데크
- 모델 사용을 설명하는 사용자 가이드
표 1에서는 이 페이지의 다운로드 가능한 장치 모델에 사용되는 파일 개정 번호 매기기 협약에 대해 설명합니다.
표 1. 장치 모델 파일 개정 번호 매기기 규칙 |
|
---|---|
파일 개정 번호 매기기 |
설명 |
개발 중인 0.x 실리콘 및 파일 |
모델은 "예비"로 지정되며 물리적 장치 작동과 상관 관계가 없습니다. |
실제 실리콘 측정과 상관 관계가 있는 2.x 파일 |
모델은 "상관 관계"로 지정되며 물리적 장치 작동과 상관 관계가 있습니다. |
3.x 성숙한 제품, 더 이상 변경 가능성 없음 |
모델은 "Final"으로 지정되며 물리적 장치 작동과 상관 관계가 있습니다. 모델에 대한 계획된 변경 사항은 없습니다. |
표 2a. 범용 I/Os 및 LVDS 핀용 장치 모델 |
|||||
---|---|---|---|---|---|
장치 제품군 |
부품 번호 접두사 |
장치 모델 유형 |
장치 모델 |
모델 개정 |
최종 업데이트된 모델 |
인텔® Arria® 10 | EP10A | I/O 시놉시스 HSPICE | LVDS I/O - arria10_gpio_model_v3p0.zip | 3.0 | 10/2017 |
3V I/O - arria10_gpio_3vio_model_v3p0.zip | 3.0 | 10/2017 | |||
Arria® V GX/GT | 5AGX |
I/O 시놉시스 HSPICE | arria5_Prelim_gpio_model_v0p3.zip | 0.3 | 05/2013 |
Arria® II GZ | EP2AGZ | I/O 시놉시스 HSPICE | gpio_model.zip | 3.0 | 12/2010 |
Arria® II GX | EP2AGX | I/O 시놉시스 HSPICE | arria2gx_gpio_model.zip | 3.0 | 12/2009 |
인텔® Cyclone® 10GX | 10CX | I/O 시놉시스 HSPICE | LVDS I/O - cyclone10gx_gpio_model_v3p0.zip | 3.0 | 10/2017 |
3V I/O - cyclone10gx_gpio_3vio_model_v3p0.zip | 3.0 | 10/2017 | |||
인텔® Cyclone® 10 LP | 10CL | I/O 시놉시스 HSPICE | cyclone10lp_gpio_model.zip | 3.0 | 10/2017 |
Cyclone® V | 5C | I/O 시놉시스 HSPICE | cyclone5_gpio_model_v2p0.zip | 2.0 | 08/2015 |
Cyclone® IV | EP4CGX | I/O 시놉시스 HSPICE | cyclone4_gpio_model_v1p0.zip | 1.0 | 10/2010 |
Cyclone® III | EP3C | I/O 시놉시스 HSPICE | cyclone3_gpio_model.zip | 1.0 | 03/2008 |
Cyclone® II | EP2C | I/O 시놉시스 HSPICE | cyclone2_gpio_model.zip | 3.0 | 01/2006 |
Cyclone® | EP1C | I/O 시놉시스 HSPICE | cyclone_gpio_model.zip | 1.1 | 04/2003 |
인텔® MAX® 10 | 10M | I/O 시놉시스 HSPICE | max10_gpio_model_v3p0.zip | 3.0 | 11/2017 |
ADC HSPICE | max10adc_spicemodel.zip | 3.0 | 11/2017 | ||
MAX® V | 5M | I/O 시놉시스 HSPICE | max5_gpio_model.zip | 1.0 | 12/2010 |
MAX® II | Epm | I/O 시놉시스 HSPICE | max2_gpio_model.zip | 2.0 | 12/2004 |
인텔® Stratix® 10 | GX, SX, MX 및 TX | I/O 시놉시스 HSPICE | LVDS IO - stratix10-gpio-model-v3p0.zip | 3.0 | 3/2019 |
3V IO - stratix10-gpio-3vio-암호화-hspice-model-v3p0.zip | 3.0 | 3/2019 | |||
Stratix® V | 5S | I/O 시놉시스 HSPICE | _model_v1p0.zip | 1.0 | 04/2013 |
Stratix® IV | EP4S | I/O 시놉시스 HSPICE | stratix4_gpio_model.zip | 1.0 | 12/2009 |
Stratix® III | EP3S | I/O 시놉시스 HSPICE | stratix3_gpio_model.zip | 1.0 | 04/2008 |
Stratix® II GX | EP2SGX | I/O 시놉시스 HSPICE | stratix2gx_gpio_model.zip | 1.0 | 08/2006 |
Stratix® II | EP2S | I/O 시놉시스 HSPICE | stratix2_gpio_model.zip | 4.0 | 12/2005 |
Stratix® GX | EP1SGX | I/O 시놉시스 HSPICE | stratix_gpio_model.zip (Stratix GX는 Stratix FPGAs 동일한 HSPICE 모델을 FPGAs) |
1.2 | 01/2003 |
Stratix® | EP1S | I/O 시놉시스 HSPICE | stratix_gpio_model.zip | 1.2 | 01/2003 |
표 2b. 트랜시버 핀용 장치 모델 |
|||||
---|---|---|---|---|---|
장치 제품군 |
부품 번호 접두사 |
장치 모델 유형 |
장치 모델 |
모델 개정 |
최종 업데이트된 모델 |
인텔® Stratix® 10 L-Tile | 10SL | 트랜시버 IBIS-AMI | 인텔 영업 담당자에게 문의하십시오. | 1.8 | 11/2016 |
인텔® Arria® 10GX/GT | 10AX |
트랜시버 IBIS-AMI | 인텔 영업 담당자에게 문의하십시오. | 2.0 | 10/2016 |
트랜시버 시놉시스 HSPICE | 인텔 영업 담당자에게 문의하십시오. | 1.0 | 02/2015 | ||
Arria® V GX/SX/GT/ST | 5AGX |
트랜시버 시놉시스 HSPICE | arria5gxgtsxst_hssi_hspice_models_v1p0.zip | 1.0 | 05/2014 |
Arria® V GX/GT | 5AGX |
트랜시버 IBIS-AMI | arria5gxgt_Preliminary_hssi_ibis_ami_models_v0p2.zip | 0.2 | 12/2013 |
Arria® V GZ | 5AGZ | 트랜시버 시놉시스 HSPICE |
arria5gz_hssi_hspice_models_v1p0.zip | 1.0 | 09/2012 |
트랜시버 IBIS-AMI | arria5gz_hssi_ibis_ami_models_v1p0.zip | 1.0 | 09/2012 | ||
Arria® II GX | EP2AGX | 트랜시버 시놉시스 HSPICE | arria2gx_hssi_hspice_models_v1p0.zip | 1.0 | 01/2011 |
트랜시버 IBIS-AMI | arria2gx_hssi_ibis_ami_models_v0p6.zip | 0.6 | 05/2011 | ||
Arria® GX | EP1AGX | 트랜시버 시놉시스 HSPICE | arriagx_hssi_hspice_models_kit_v2p0.zip | 2 | 04/2008 |
Cyclone® IV GX | EP4CGX |
트랜시버 시놉시스 HSPICE | cyclone4gx_hssi_hspice_model_v1p0.zip | 1.0 | 05/2014 |
Cyclone® V GX/SX/GT/ST | 5CGX |
트랜시버 시놉시스 HSPICE | cyclone5gxsxgtst-hssi-hspice-모델-v1p1.zip | 1.1 | 07/2017 |
Cyclone® V GX/GT | 5CGX |
트랜시버 IBIS-AMI | cyclone5gxgt_hssi_ibis_ami_models_v1p3.zip | 1.3 | 01/2015 |
인텔® Cyclone® 10GX | 10CX | 트랜시버 IBIS-AMI | 인텔 영업 담당자에게 문의하십시오. | 1.0 | 10/2017 |
Stratix® V GX/GS | 5SGX 5SGS |
트랜시버 시놉시스 HSPICE | stratix5gx_hssi_hspice_models_v1p0.zip | 1.0 | 05/2014 |
트랜시버 IBIS-AMI | stratix5gx_hssi_ibis_ami_models_v2p71.zip | 2.7.1 | 02/2015 | ||
Stratix® V GT | 5SGT | 트랜시버 시놉시스 HSPICE |
s5gt_hssi_hspice_model_v0p1.zip | 0.1 | 07/2013 |
트랜시버 IBIS-AMI | stratix5gt_hssi_ibis_ami_models_v0p2.zip | 0.2 | 07/2013 | ||
Stratix® IV GT | EP4SGT | 트랜시버 시놉시스 HSPICE | stratix4gt_hssi_hspice_models_kit_v1p0.zip | 1.0 | 12/2009 |
트랜시버 IBIS-AMI | stratix4gt_hssi_ibis_ami_models_v0p5 | 0.5 | 07/2013 | ||
Stratix® IV GX | EP4SGX | 트랜시버 멘토 하이퍼린스 | stratix4gx_hssi_eldo_model_v1p0.zip | 1.0 | 01/2010 |
트랜시버 시놉시스 HSPICE | stratix4gx_hssi_hspice_models_kit_v1p0.zip | 1.0 | 12/2009 | ||
트랜시버 Agilent ADS | stratix4gx_hssi_ads_models_kit_v1p0.zip | 1.0 | 12/2009 | ||
트랜시버 IBIS-AMI | stratix4gx_hssi_ibis_ami_models_v0p6.zip | 0.6 | 07/2013 | ||
Stratix® II GX | EP2SGX | 트랜시버 멘토 하이퍼린스 | s2gx_mgc_kit_a1_5_for_HL77_and_HL80.zip | 1.5 | 10/2010 |
트랜시버 Agilent ADS | stratix_ii_gx_ver1p01_user.zip | 1.01 | 07/2008 | ||
트랜시버 케이던스 알레그로 PCB SI | Cadence_SIIGX_Kit_0p3.zip | 1.0 | 01/2008 | ||
트랜시버 시놉시스 HSPICE | stratix2gx_hssi_hspice_models_kit_v0p2.zip | 0.2 | 03/2007 | ||
Stratix® GX | EP1SGX | 트랜시버 | 인텔 영업 담당자에게 문의하십시오. | - |
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.