Nios® II 하드웨어 개발 설계 예

author-image

기준

Nios II 하드웨어 개발 자습서를 통해 Nios II 프로세서의 시스템 개발 흐름을 소개합니다. 이 자습서와 함께 제공되는 설계 예는 그림 1에 표시된 대로 시스템을 구축할 수 있는 기본 시작 블록 역할을 합니다. 인텔® Quartus® Prime 또는 Quartus II 소프트웨어와 Nios II 임베디드 디자인 스위트(EDS)를 사용하여 Nios II 하드웨어 시스템 설계를 구축하고 인텔® FPGA 개발 보드의 구성 요소와 Nios II 시스템 및 인터페이스에서 실행되는 소프트웨어 프로그램을 만들 수 있습니다.

하드웨어 설계 사양

  • JTAG 디버그 모듈을 탑재한 Nios II/s 코어
  • JTAG-UART
  • 타이머
  • LED 병렬 I/Os(피오)
  • 시스템 ID 주변 장치
  • 온칩 RAM

그림 1.

이 설계 예제 사용

이 예제를 실행하려면 niosII_hw_dev_tutorial.zip을 다운로드하여 하드 드라이브에 압축을 풀십시오. 그런 다음 아래 응용 프로그램 노트에서 다음 지침을 따르십시오.

이 설계의 사용은 인텔® 설계 예시 라이센스 계약의이용 약관에 따라 달라질 수 있습니다.

관련 링크

Nios II 프로세서 하드웨어에 대한 자세한 내용은 다음 을 참조하십시오.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.