자동차 디지털 레이더 참조 설계

권장 대상:

  • 장치: Cyclone® V GX

  • Quartus®: v13.0

author-image

기준

개요

인텔의 자동차 디지털 레이더 참조 설계를 통해 고급 개발 도구를 사용하여 하드웨어 가속기를 쉽게 개발하고 검증할 수 있습니다. 기본 연속파 주파수 변조(CWFM) 유형의 자동차 레이더를 위한 하드웨어 가속기로 FPGA 사용할 수 있는 방법을 보여줍니다. 하드웨어 및 소프트웨어 설계 방법론을 통해 디지털 레이더 프로세싱 부동 소수점 Fast Fourier Transform(FFT) 가속기, 디지털 빔포밍 및 고정 포인트 유한 임펄스 응답(FIR) 필터링을 손 코딩 레지스터 전송 수준(RTL)없이 개발할 수 있습니다. 이 설계를 레이더 설계의 출발점으로 사용하여 추가 처리 알고리즘을 추가할 수 있습니다.

기능

이 참조 설계의 주요 특징은 다음과 같습니다.

  • MATLAB* Simulink 내의 DSP Builder for 인텔® FPGAs(고급 블록셋)을 사용하여 부동 소수점 FFT 하드웨어 가속기, 디지털 빔포머 및 고정 포인트 FIR 필터를 개발하십시오. DSP Builder for 인텔 FPGAs 모델에서 RTL(레지스터 전송 수준)을 자동으로 생성할 수 있습니다.
  • 인텔이 개발한 MATLAB 응용 프로그램 인터페이스(API)를 통해 루프에서 시스템을 사용하여 DSP 빌더 모델의 하드웨어 검증. RTL을 시뮬레이션하는 대신 실제 하드웨어에서 시스템 클럭 속도로 설계를 검증할 수 있는 기능을 제공합니다.
  • 플랫폼 디자이너 도구와 Nios® 프로세서 II를 호스트로 사용하여 하드웨어 가속기를 임베디드 시스템에 통합합니다.

입증된 인텔® 기술:

  • Cyclone V GX FPGA
  • Nios II 프로세서
  • DSP Builder for 인텔 FPGAs(고급 블록셋)
  • 플랫폼 디자이너
  • 인텔® Quartus® 소프트웨어 도구
  • 시스템 콘솔
  • MATLAB API

그림 1. 자동차 디지털 레이더 시스템 참조 설계 블록 다이어그램.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.