증분 컴파일 리소스 센터
인텔® Quartus® Prime 소프트웨어 증분 컴파일 기능은 고밀도 FPGAs 위한 가장 생산적인 증분 설계 방법입니다.
표 1. 증분 컴파일 리소스
증분 컴파일에 사용할 수 있는 설명서에 대한 링크를 제공합니다.
리소스 |
설명 |
---|---|
이 백서에서는 고밀도, 고성능 FPGAs 설계할 때 증분 컴파일 흐름이 생산성을 어떻게 향상시킬 수 있는지 설명합니다. |
|
이 사용 설명서에서는 모듈식 또는 계층적 설계 흐름이라고도 하는 블록 기반 설계 흐름에 대해 설명합니다. 이러한 고급 흐름을 통해 프로젝트 내에서 디자인 블록(또는 계층적 디자인 인스턴스를 구성하는 로직)을 보존하고 다른 프로젝트에서 디자인 블록을 다시 사용할 수 있습니다. |
표 2. 증분 컴파일 교육 및 데모
증분 컴파일에 대해 제공되는 교육 및 데모에 대한 링크를 제공합니다.
리소스 |
설명 |
---|---|
인텔 Quartus Prime Pro 소프트웨어의 증분 블록 기반 설계 컴파일: 소개 (23분 온라인 강좌) |
이 교육에서는 증분 블록 기반 컴파일, 설계 파티셔닝 기능, 후속 컴파일에서 재사용할 부분을 선택하는 기능에 대해 알아봅니다. (1/3부) |
인텔 Quartus Prime Pro 소프트웨어의 증분 블록 기반 설계 컴파일: 디자인 파티셔닝(43분 온라인 과정) |
교육의 이 부분에서는 디자인 파티셔닝을 계획하는 방법, 적절한 파티션을 만들기 위한 지침 및 사용되는 인텔 Quartus Prime 소프트웨어 도구에 대해 자세히 설명합니다. (파트 2/3) |
인텔 Quartus Prime Pro 소프트웨어의 증분 블록 기반 설계 컴파일: 타이밍 클로저 및 팁 (22 분 온라인 코스) |
교육의 마지막 부분에서는 일반적인 팁과 요령뿐만 아니라 타이밍을 닫기 위해 기능을 사용하는 방법론을 제공합니다. |
인텔 Quartus Prime Pro 소프트웨어에서 디자인 블록 재사용 (44분 온라인 과정) |
이 교육에서는 설계 블록 재사용, 설계 분할, 설계 일부를 다른 프로젝트에 제공하거나 전체 또는 불완전한 부품을 프로젝트에 통합하는 기능에 대해 다룹니다. |
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.