IEEE 1532 프로그래밍
IEEE 1532 시스템 프로그래밍 가능성(ISP) 표준은 ISP 장치에 대한 제조 지원을 간소화하는 것을 목표로 합니다. IEEE 1532 사양을 통해 여러 장치의 시스템 내 동시 프로그래밍을 통해 프로덕션 프로그래밍 시간을 최소화할 수 있습니다. 이 표준은 실리콘 및 소프트웨어 문제를 모두 해결하여 단순화되고 균일한 ISP 환경을 생성하여 1149.1 JTAG 경계 스캔 아키텍처 표준을 기반으로 합니다. 이 표준은 메모리 장치 및 프로그래밍 가능한 논리 장치(PLD)를 포함하여 다양한 장치 유형을 프로그래밍하기 위한 공통 소프트웨어 플랫폼을 지정합니다. 시스템 보드의 모든 IEEE 1532 호환 장치에 대한 일반적인 프로그래밍 작업을 수행할 수 있습니다.
IEEE 1532 표준은 JEDEC승인 잼 표준 테스트 및 프로그래밍 언어(STAPL)에 보완됩니다. IEEE 1532 표준은 각 장치에 대한 실제 ISP 알고리즘을 정의하는 하드웨어 표준이며 Jam STAPL은 장치 체인에 대한 프로그래밍 정보를 저장하는 파일 형식을 정의하는 소프트웨어 표준입니다.
관련 문서
- 39: 인텔® FPGA 기기에서 IEEE 1149.1(JTAG) 경계 스캔 테스트 ›
- MAX® II 핸드북의 JTAG 및 시스템 내 프로그래밍 가능성 장 ›
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.