Jam STAPL 프로그래밍 지원 - ASSET InterTech Inc.*
ASSET InterTech Inc*.는 IEEE 표준 1149.1(JTAG) 경계 스캔 진단 하드웨어 및 소프트웨어 솔루션을 제공합니다.
- 집적 회로, 보드 수준 제품 및 시스템 디버그 및 테스트
- 프로그래밍 가능한 장치의 시스템 프로그래밍을 수행합니다.
ScanWorks*로 통칭되는 이 회사의 제품군은 경계 스캔 경로를 액세스, 관리 및 조작할 수 있는 강력한 도구 세트를 제공하므로 ScanWorks 도구를 사용하여 단순하거나 복잡한 스캔 경로에서 장치를 프로그래밍할 수 있습니다. ASSET 도구는 프로그래밍 가능 로직 장치(PLD), FPGAs 및 플래시 메모리와 같은 프로그래밍 가능 장치의 시스템 내 프로그래밍을 수행하는 데 오랫동안 사용되어 왔습니다. ASSET의 도구는 설계/디버그 프로세스부터 제조/조립 프로세스, 현장에서의 시스템 수리 및 재프로그래밍에 이르기까지 제품 수명 주기 전반에 걸쳐 시스템 내 프로그래밍 가능성(ISP)을 지원합니다.
IEEE 1532를 사용하는 ISP
ScanWorks*는 프로그래밍 가능한 장치의 시스템 내 구성을 위해 IEEE 1532 표준의 ISP 를 지원합니다. IEEE 1532 표준은 프로그래밍 가능한 로직 공급업체, 경계 스캔 테스트 산업 및 회로 내 테스트 시스템 공급업체의 전문가로 구성된 작업 그룹에 의해 개발되었습니다. 이 그룹의 사명은 "IEEE 표준 1149.1 통신 프로토콜을 활용하는(그리고 호환되는) 프로그래밍 가능한 집적 회로 장치 내에서 프로그래밍 기능을 구현하기 위한 표준화된 프로세스 및 방법론의 사용을 정의, 문서화 및 촉진하는 것"이었습니다. IEEE 1532를 사용하면 보드에 장착되거나 시스템에 내장된 상태에서 하나 이상의 호환 장치를 동시에 프로그래밍할 수 있습니다. 동시 프로그래밍은 프로그래밍 시간을 크게 단축할 수 있습니다. 시스템 내 기능은 프로그래밍 가능 장치가 제조 공정에 의해 설치된 후 구성 또는 재구성, 다시 읽기, 확인 또는 삭제해야 하는 필요성을 해결합니다. 이를 통해 취급 손상과 사전 프로그래밍 장치와 관련된 제조 단계 및 재고 관리의 필요성이 제거됩니다.
ScanWorks 시스템 내 프로그래밍
ScanWorks* ISP 기능은 JTAG 테스트 기능과 동일한 ScanWorks Actions로 구현되어 동일한 테스트 플랫폼 및 동일한 응용 프로그램에서 테스트 및 프로그래밍을 수행할 수 있습니다. ScanWorks ISP 는 저렴하고 편리한 USB-100에서 높은 처리량의 멀티 TAP PCI-400에 이르기까지 모든 ScanWorks 하드웨어 옵션을 지원합니다. ScanWorks ISP 크랙:
- 프로그래밍 가능 장치의 시스템 내 구성을 위한 Jam STAPL, 직렬 벡터 형식 파일 (.svf) 및 1532 IEEE 표준 지원
- 하나의 사용자 인터페이스와 보드에 대한 단일 연결에서 여러 공급업체의 장치를 프로그래밍할 수 있습니다.
- 시스템 내 프로그래밍을 위해 스캔 경로와 모든 경계 스캔 장치를 초기화하는 방법을 제공합니다.
- 프로그래밍 전에 스캔 경로 무결성 확인
- 공급업체의 도구로 만든 프로그래밍 파일 사용
- LabVIEW, LabWindows/CVI, Test Stand HP VEE와 같은 테스트 실행 프로그램 또는 맞춤형 제조 사용자 인터페이스에 ISP 통합 가능
- Jam STAPL, 직렬 벡터 형식 파일 또는 IEEE 표준 1532로 프로그래밍할 수 있는 새로운 장치를 즉시 지원
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.