인텔® Arria® 10 FPGA – EPCQ 플래시 메모리 참조 디자인을 활용한 보드 업데이트 포털

인텔® Arria® 10 FPGA – EPCQ 플래시 메모리 참조 디자인을 활용한 보드 업데이트 포털

714506
12/21/2016

소개

이 예제는 Nios® II 프로세서와 3배속 이더넷 미디어 액세스 제어(MAC) 기능을 포함하는 웹 기반 보드 업데이트 포털(BUP)입니다. 설계 사례는 인텔® Arria® 10 GX FPGAs용 EPCQ 플래시 메모리를 활용하는 Nios II 프로세서 기반 시스템에서 기본 원격 구성 기능을 구현합니다. 이 설계는 모든 DHCP 서버에서 IP 주소를 얻고 보드의 플래시에서 동일한 네트워크의 호스트 컴퓨터로 웹 페이지를 제공할 수 있습니다. 또한 이 설계는 개발자가 설계를 EPCQ 플래시에 로드하기 전에 필요한 설계를 수동으로 삽입해야 하는 고정 IP 주소를 지원합니다. 이 웹 페이지에서는 사용자 하드웨어와 사용자 소프트웨어 모두에 대한 새로운 디자인 이미지를 업로드할 수 있습니다. 또한 웹 페이지를 통해 공장 이미지에서 사용자 이미지로 재구성을 트리거할 수 있습니다.

디자인 세부 사항

장치 제품군

인텔® Arria® 10 FPGA 및 SoC FPGA

Quartus 버전

인텔® Quartus® Prime Standard Edition

Quartus 버전

16.1

IP 코어 (36)
IP 코어 IP 코어 카테고리
Avalon-ST Adapter QsysInterconnect
Avalon-ST Timing Adapter QsysInterconnect
PIO (Parallel I/O) Other
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
On-Chip Memory (RAM or ROM) OnChipMemory
Altera Serial Flash Controller Flash
Altera ASMI Parallel ConfigurationProgramming
Altera EPCQ Serial Flash controller core ConfigurationProgramming
Interval Timer Peripherals
Altera IOPLL ClocksPLLsResets
IRQ Mapper QsysInterconnect
IRQ Clock Crosser QsysInterconnect
JTAG UART ConfigurationProgramming
MM Interconnect QsysInterconnect
Avalon-ST Error Adapter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Avalon-ST Handshake Clock Crosser QsysInterconnect
Memory-Mapped Burst Adapter QsysInterconnect
Memory-Mapped Router QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Avalon-MM Pipeline Bridge QsysInterconnect
Reset Controller QsysInterconnect
Altera Remote Update ConfigurationProgramming
Altera Remote Update Core ConfigurationProgramming
Scatter-Gather DMA Controller BridgesAndAdaptors
System ID Peripheral Other
Triple-Speed Ethernet Ethernet
Altera LVDS SERDES Other
altera_lvds_core20 Other

세부 설명

Quartus Prime 소프트웨어 GUI(버전 14.1 이상)에서 설계 템플릿 준비


참고: 설계 예제를 다운로드한 후 설계 템플릿을 준비해야 합니다. 다운로드한 파일은 <project>.par 파일 형식으로, 이 파일에는 디자인 파일의 압축 버전(.qar 파일과 유사)과 프로젝트를 설명하는 메타데이터가 포함되어 있습니다. 이 정보의 조합이 <project>.par 파일을 구성합니다. 릴리스 16.0 이상에서는 <project>.par 파일을 두 번 클릭하기만 하면 Quartus가 해당 프로젝트를 시작합니다.


프로젝트 템플릿을 표시하는 두 번째 방법은 새 프로젝트 마법사(파일 > 새 프로젝트 마법사)를 사용하는 것입니다. 첫 번째 패널에 프로젝트 이름과 폴더를 입력하면 두 번째 패널에서 빈 프로젝트 또는 프로젝트 템플릿을 지정하도록 요청합니다. 프로젝트 템플릿을 선택합니다. 이전에 로드한 디자인 템플릿 프로젝트 목록과 다양한 개발 키트에 대한 핀아웃 및 설정이 포함된 다양한 "베이스라인 핀아웃 디자인"이 표시됩니다. 목록에 디자인 템플릿이 보이지 않으면 아래에 동그라미로 표시된 디자인 템플릿 설치라는 링크를 클릭합니다.



다운로드한 <project>.par 파일을 찾아 다음을 클릭한 다음 마침을 클릭하면 디자인 템플릿이 설치되어 Quartus의 프로젝트 탐색기 창에 표시됩니다.


참고: 설계가 설계 스토어에 설계 템플릿으로 저장되면 명시된 Quartus 소프트웨어 버전에 대해 이전에 회귀 테스트를 거쳤습니다. 회귀는 설계 템플릿이 Quartus 설계 흐름에서 분석/합성/피팅/어셈블리 단계를 통과하도록 합니다.



Quartus Prime 소프트웨어 명령줄에서 설계 템플릿 준비


명령줄에 다음 명령을 입력합니다.

quartus_sh --platform_install -package <프로젝트 디렉토리>/<project>.par


프로세스가 완료되면 다음을 입력합니다.

quartus_sh --platform -name <프로젝트>



참고:

* ACDS 버전 : 16.1.0 표준


디자인 세부 사항

장치 제품군

인텔® Arria® 10 FPGA 및 SoC FPGA

Quartus 버전

인텔® Quartus® Prime Standard Edition

Quartus 버전

16.1