Jam 프로그래밍 지원: JTAG Technologies
JTAG Technologies*는 경계 스캔 IEEE 표준 1149.1 및 IEEE 1532를 포함한 관련 표준을 기반으로 하는 다양한 시스템 내 프로그래밍 및 PCB 테스트 솔루션을 제공합니다. 이러한 솔루션은 설계 지원, 프로토타입 디버그, 생산 및 수리를 포함한 모든 개발 단계를 포괄합니다.
PLD 프로그래밍 개발
JTAG Technologies* 제품은 JAM 표준 프로그래밍 및 테스트 언어 (STAPL) 및 직렬 벡터 파일(.svf) 형식을 포함한 PLD(Programmable Logic Device) 프로그래밍을 지원합니다. 따라서 인텔® FPGA MAX® II, MAX 7000 및 MAX 3000A 에 대한 프로그래밍 기능을 사용할 수 있습니다. 사용되는 장치 유형, 브랜드 또는 형식에 관계없이 시스템은 사용자에게 공통 인터페이스를 제공하여 도구의 확산을 방지합니다. 빠르게 생성된 파일은 삭제, 블랭크 체크, 프로그래밍, 검증, 보안 퓨즈 프로그래밍 및 사용자 코드 리드백과 같은 모든 장치 작업을 온보드에서 수행합니다.
JTAG ProVision* 개발 시스템은 단순한 단일 체인 구조에서 멀티 체인, 멀티 레벨 계층적 스캔 아키텍처에 이르는 다양한 스캔 체인 구성을 처리합니다. PLD 프로그래밍 중에 보드를 자동으로 안전하게 구성하여 모든 길이의 스캔 체인이 가능합니다. 소프트웨어 GUI는 BSDL(Boundary-Scan Description Language) 파일을 확인하고, 보드의 경계 스캔 체인을 테스트하고, 프로그래밍 기능을 수행하도록 안내합니다.
제작 지원
JTAG Technologies의 PLD 프로그래밍 응용 제품은 광범위한 운영 환경의 완전 호환되는 다양한 하드웨어 컨트롤러에서 실행됩니다. 인터페이스는 PCI*, PXI, USB, 이더넷, FireWire, ISA 및 VXI에 사용할 수 있습니다. 프로덕션 환경에는 다음이 포함됩니다.
- 시퀀싱 작업을 위한 사용하기 쉬운 그래픽 인터페이스를 갖춘 독립형 PC 또는 워크스테이션 버전
- 동적으로 연결된 라이브러리 기반(DLL 기반) 응용 프로그램을 통한 기능 테스트와 같은 기존 생산 단계 내에서 완전한 통합
- 내쇼날인스트루먼트의 LabWindows/CVI, LabVIEW 플랫폼 또는 NI TestStand 내에서 PLD 프로그래밍 통합 지원
JTAG Technologies의 도구를 사용하면 보드 테스트 및 시스템 내 플래시 프로그래밍과 같은 다른 강력한 경계 스캔 응용 프로그램과 함께 PLD 프로그래밍을 시퀀싱할 수 있습니다. 운영자, 기술자 및 엔지니어를 위한 여러 인증 수준이 제공됩니다. 생산 담당자는 일반적으로 단일 버튼 작동과 결과를 요약하는 실행 보고서를 통해 빠르고 쉽게 제어할 수 있는 이점을 누릴 수 있습니다.
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.