문서 ID: 000074298 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-09-14

열 및 행 I/O에 대한 감소된 클록 속도 사양

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    Quartus로 시작합니다. II 소프트웨어 버전 10.0 SP1, 열 및 행 I/O에 대한 클럭 속도 사양이 감소합니다. 150MHz에서 133MHz까지 Cyclone IV의 풀 레이트 DDR2 IP 코어 Vcc=1.0V의 E I8L 장치. 이 사양 감소는 다음과 같습니다. 최종 타이밍 모델과 관련된 변경 때문입니다.

    이 문제는 모든 구성에 영향을 줍니다.

    열 및 행 I/O의 최대 클럭 속도가 감소합니다.

    해결 방법

    열 및 행 I/O가 다음보다 큰 IP 코어를 사용하지 마십시오. vcc=1.0V인 Cyclone IV E I8L 장치에서 풀 레이트 모드에서 133MHz.

    vcc=1.0V의 Cyclone IV E I8L 장치를 이미 사용 중인 설계 150MHz에서 풀 레이트 DDR2 SDRAM(이전 클럭 속도 사양) Quartus II 소프트웨어 버전 10.0SP1에서 타이밍을 통과하고 나중에 정확하게 채우는 한 계속 작동해야합니다 MegaWizard의 보드 설정 패널과 올바르게 입력하십시오. 핀 플래너에서 시스템을 대표하는 보드 추적 모델.

    이 문제는 수정되지 않습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Cyclone® IV FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.