문서 ID: 000074456 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-08-23

시퀀서의 포스트앰블 보정 체계가 타이밍을 위반합니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    저주파 DDR 메모리 인터페이스의 경우 포스트앰블 시퀀서의 보정 체계가 새로 고침 메모리를 위반합니다. 타이밍 매개변수가 JEDEC 사양을 위반합니다.

    이 문제는 DDR SDRAM 컨트롤러를 사용하는 모든 설계에 영향을 미칩니다. 다음 주파수 및 장치:

    • Arria II의 경우 110 - 120 MHz 주파수 GX 장치.
    • Stratix II 장치의 경우 100MHz에서 110MHz 사이의 주파수입니다.
    • Stratix III 및 Stratix의 경우 133MHz 주파수 미만의 주파수 IV 장치.

    설계가 시뮬레이션에 실패합니다.

    해결 방법

    다음을 수행하여 초기 포스트앰블 대기 시간을 줄입니다 단계:

    1. <변형 이름>_phy_alt_mem_phy.v 파일을 엽니다.
    2. POSTAMBLE_INITIAL_LAT 매개 변수를 검색합니다.
    3. 현재 값에서 몇 사이클을 뺍니다.

    이 문제는 DDR SDRAM의 향후 버전에서 수정될 예정입니다 ALTMEMPHY IP가 있는 컨트롤러.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.