중요 문제
저주파 DDR 메모리 인터페이스의 경우 포스트앰블 시퀀서의 보정 체계가 새로 고침 메모리를 위반합니다. 타이밍 매개변수가 JEDEC 사양을 위반합니다.
이 문제는 DDR SDRAM 컨트롤러를 사용하는 모든 설계에 영향을 미칩니다. 다음 주파수 및 장치:
- Arria II의 경우 110 - 120 MHz 주파수 GX 장치.
- Stratix II 장치의 경우 100MHz에서 110MHz 사이의 주파수입니다.
- Stratix III 및 Stratix의 경우 133MHz 주파수 미만의 주파수 IV 장치.
설계가 시뮬레이션에 실패합니다.
다음을 수행하여 초기 포스트앰블 대기 시간을 줄입니다 단계:
- <변형 이름>_phy_alt_mem_phy.v 파일을 엽니다.
POSTAMBLE_INITIAL_LAT
매개 변수를 검색합니다.- 현재 값에서 몇 사이클을 뺍니다.
이 문제는 DDR SDRAM의 향후 버전에서 수정될 예정입니다 ALTMEMPHY IP가 있는 컨트롤러.