문서 ID: 000074871 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-08-13

ratematch 블록을 사용하는 결합 모드에서 ratematch 블록을 사용하지 않는 결합 모드로 재구성할 때 수신된 데이터가 손상되는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

속도 정합기 블록(PCIe 또는 XAUI)을 사용하는 결합 모드 구성에서는 coreclkout이 사용됩니다. 그러나 Rate Match 블록을 사용하지 않는 결합 모드 구성에서는 각 독립 rx_clkout 사용해야 합니다.

Quartus® II는 속도가 일치하지 않는 구성에 coreclkout을 계속 잘못 사용하므로 데이터가 손상되었습니다.

지원되지 않는 동적 재구성 모드의 예는 다음과 같습니다.

  • PCIe x4 <-> 속도 정합기가 없는 기본 모드.
  • 레이트 매처가 있는 기본 모드 <-> 레이트 매처가 없는 기본 모드

가능한 해결 방법은 다음과 같습니다.

  1. 모든 재구성 모드가 속도 일치를 사용하는지 확인한 다음 모든 모드에 coreclkout을 사용합니다.
  2. XAUI를 사용하는 경우 소프트 XAUI PCS를 사용하면 각 채널에 대해 독립적인 rx_clkout 사용할 수 있습니다.

지원되는 동적 재구성 모드의 예는 다음과 같습니다.

  • PCIe x4 <-> XAUI x4
  • 레이트 매처가 있는 기본 모드 <-> 레이트 매처가 있는 기본 모드
  • 레이트 매처가 없는 기본 모드 <-> 레이트 매처가 없는 기본 모드

관련 제품

이 문서는 다음 항목에 적용됩니다. 5 제품

Stratix® IV GT FPGA
Stratix® IV GX FPGA
HardCopy™ IV GX ASIC 장치
Arria® II GX FPGA
Arria® II GZ FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.