문서 ID: 000075281 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-06-29

Stratix V 트랜시버 장치를 사용할 때 Interlaken 100G IP의 트랜시버 채널 배치를 인터리브할 수 있습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

예, 다음 제한 사항 내에서 Stratix® V 트랜시버 장치를 사용할 때 Interlaken 100G IP의 트랜시버 채널 배치를 인터리브할 수 있습니다.

해결 방법

x12 채널, 100G Interlaken IP를 구현할 때 2개의 x6 채널 트랜시버 PHY가 IP 내부에서 인스턴스화됩니다. 마찬가지로 x24 채널, 100G Interlaken IP를 구현할 때 4개의 x6 채널 트랜시버 PHY가 IP 내부에서 인스턴스화됩니다.

6개 채널의 각 논리적 그룹이 단일 물리적 트랜시버 블록 내에 유지되도록 보장하는 한 트랜시버 채널 배치를 인터리브할 수 있습니다.

예를 들어, 논리적 레인 2는 트랜시버 블록 1에 배치되지만 레인 0-1 및 3-5는 트랜시버 블록 0에 배치되기 때문에 다음 x12 채널 배치는 불법입니다. 마찬가지로, 논리적 레인 11은 트랜시버 블록 0에 배치되지만 레인 6-10은 트랜시버 블록 1에 배치됩니다.

트랜시버 블록 1

GXB_[Tx,Rx]_[L,R][11] = 논리 레인 2
GXB_[Tx,Rx]_[L,R][10] = 논리 레인 8
GXB_[Tx,Rx]_[L,R][9] = 논리 레인 9
GXB_[Tx,Rx]_[L,R][8] = 논리 레인 10
GXB_[Tx,Rx]_[L,R][7] = 논리 레인 6
GXB_[Tx,Rx]_[L,R][6] = 논리 레인 7

트랜시버 블록 0

GXB_[Tx,Rx]_[L,R][5] = 논리 레인 5
GXB_[Tx,Rx]_[L,R][4] = 논리 레인 11
GXB_[Tx,Rx]_[L,R][3] = 논리 레인 3
GXB_[Tx,Rx]_[L,R][2] = 논리 레인 4
GXB_[Tx,Rx]_[L,R][1] = 논리 레인 0
GXB_[Tx,Rx]_[L,R][0] = 논리 레인 1

논리 채널 0-5는 모두 트랜시버 블록 0에 상주하고 논리 채널 6-11은 모두 송수신기 블록 1에 상주하므로 다음은 합법적인 x12 채널 인터리브 채널 배치입니다.

트랜시버 블록 1

GXB_[Tx,Rx]_[L,R][11] = 논리 레인 11
GXB_[Tx,Rx]_[L,R][10] = 논리 레인 8
GXB_[Tx,Rx]_[L,R][9] = 논리 레인 9
GXB_[Tx,Rx]_[L,R][8] = 논리 레인 10
GXB_[Tx,Rx]_[L,R][7] = 논리 레인 6
GXB_[Tx,Rx]_[L,R][6] = 논리 레인 7

트랜시버 블록 0

GXB_[Tx,Rx]_[L,R][5] = 논리 레인 5
GXB_[Tx,Rx]_[L,R][4] = 논리 레인 2
GXB_[Tx,Rx]_[L,R][3] = 논리 레인 3
GXB_[Tx,Rx]_[L,R][2] = 논리 레인 4
GXB_[Tx,Rx]_[L,R][1] = 논리 레인 0
GXB_[Tx,Rx]_[L,R][0] = 논리 레인 1

관련 제품

이 문서는 다음 항목에 적용됩니다. 4 제품

Stratix® V FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.