문서 ID: 000075377 콘텐츠 형태: 문제 해결 마지막 검토일: 2018-05-10

NCSim 또는 Xcelium을 사용할 때 인텔® Stratix® 10 저지연 10G 이더넷 MAC 예제 설계가 시뮬레이션되지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • 저지연 이더넷 10G MAC 인텔® FPGA IP
  • 10GBASE-R PHY 인텔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Stratix® 10 저지연 10G 이더넷 MAC 예제 설계는 아래 구성에 대해 NCSim 또는 Xcelium에서 올바르게 시뮬레이션하지 못합니다.

    • 10G 베이스-R
    • 1/2.5/10G와 1588
    • 10M/100M/1G/2.5G/10G
    해결 방법

    NCSim 또는 Xcelium에 대한 해결 방법은 사용할 수 없습니다.

    VCS 또는 ModelSim사용하여 소프트웨어 버전 v17.1 또는 v18.0으로 이 IP 코어를 시뮬레이션하십시오.

    NCSim 또는 Xcelium을 사용할 때 발생하는 시뮬레이션 문제는 향후 버전의 인텔 Quartus® Prime Pro Edition 소프트웨어에서 수정될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Stratix® 10 SX SoC FPGA
    인텔® Stratix® 10 FPGA 및 SoC FPGA
    인텔® Stratix® 10 GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.