문서 ID: 000075670 콘텐츠 형태: 오류 메시지 마지막 검토일: 2014-06-30

오류(178004): 본딩 클럭 라인의 라우팅을 활성화하는 클럭 디바이더의 위치를 찾을 수 없습니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • 일반 구성 요소
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    중앙 클럭 분배기 블록에 액세스할 수 없는 트랜시버 채널에 결합된 트랜시버 PHY IP의 논리 채널 0을 배치하려고 하면 Stratix® V GX 및 Arria® V GX 장치에 다음과 같은 Quartus® II Fitter 오류가 표시될 수 있습니다.

    "오류(178004): 본딩 클럭 라인을 라우팅할 수 있는 클럭 디바이더의 위치를 찾을 수 없습니다."

    Stratix V 및 Arria V 트랜시버 장치에서는 트랜시버 블록 내의 물리적 채널 1과 4만 중앙 클럭 분배기에 액세스할 수 있습니다.

    해결 방법

    이 문제를 해결하려면 PHY IP의 논리 채널 0을 트랜시버 뱅크의 물리적 채널 1 또는 4에 할당합니다.

    이 정보는 Altera 트랜시버 PHY IP 코어 사용 설명서의 향후 버전에서 업데이트될 예정입니다.

    이 제한은 Quartus® II 소프트웨어 버전 11.1.1에서 제거되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Stratix® V FPGA
    Stratix® V GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.