문서 ID: 000076091 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-05-29

Arria II, Stratix II, Stratix III 또는 Stratix IV 장치의 전원을 켤 때 인접한 두 핀 간에 신호 교차 이벤트가 발생하는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

신호가 Arria® II, Stratix® II, Stratix III 또는 Stratix IV 장치에서 진정한 LVDS 입력 또는 출력을 지원하는 핀을 구동하는 경우 전원을 켤 때 LVDS 핀 쌍의 보조 핀인 인접 핀으로 신호가 교차하는 것을 볼 수 있습니다. 이 신호 교차 이벤트는 VCCIO에 전원이 공급된 후 VCC 또는 VCCINT가 중간 전압을 교차하는 경우에만 발생할 수 있습니다. VCC 또는 VCCINT가 권장 작동 범위에 도달하면 신호 교차가 발생하지 않습니다.

이 동작은 다음에는 적용되지 않습니다.

  • 에뮬레이트된 LVDS만 지원하는 핀
  • LVDS에 대한 온칩 병렬 종단 옵션이 없는 장치
  • VCCIO 전에 VCC 또는 VCCINT가 램프업되는 전력 시퀀싱 기능이 있는 장치
해결 방법

이 신호 교차 이벤트를 방지하려면 VCC 또는 VCCINT가 권장 작동 범위에 도달한 후 VCCIO의 전원을 켭니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 8 제품

Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® II FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® II GX FPGA
Stratix® III FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.