문서 ID: 000076144 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

여러 칩 셀렉트가 있는 DDR3 SDRAM 인터페이스에서 ZQ 보정에 문제가 있습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

예, ALTMEMPHY 메가 함수는 ZQ 저항을 공유하도록 랭크가 배열된 여러 랭크에 대해 주기적인 ZQCS(zq 보정 단락) 명령을 올바르게 지원하지 않습니다. 이 문제를 해결하려면 다음 단계를 수행해야 합니다.

1. <variation_name>[_phy]_alt_mem_phy_seq.vhd 파일을 엽니다.

2. "ZQCS" 기능을 검색하고 상태 s_zq_cal_short 내에서 사용을 찾습니다(엔티티<변형 이름>_alt_mem_phy_admin 내에 있음).

3. "2**MEM_IF_NUM_RANKS - 1"(레벨링된 PHY의 경우 "2**MEM_IF_CS_WIDTH - 1") 피연산자를 피연산자 "2**current_cs"로 변경합니다.

4. 파일을 저장하고 "verilog 전용" 시뮬레이션 설정에서 이 변경 사항을 시뮬레이션해야 하는 경우 외부 메모리 PHY 인터페이스 메가 함수(ALTMEMPHY) 사용자 가이드(PDF)에 설명된 대로 PHY를 다시 시뮬레이션합니다.

위의 해결 방법은 레벨링이 활성화된 PHY와 레벨링되지 않은 PHY 모두에 적용됩니다. 이 문제는 Quartus® II 소프트웨어의 향후 버전에서 해결될 예정입니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 5 제품

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
Stratix® IV E FPGA
Stratix® III FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.