문서 ID: 000076453 콘텐츠 형태: 문제 해결 마지막 검토일: 2016-11-26

ALERT# 핀 배치에 대해 "자동으로 위치 선택"을 선택할 때 인텔® Arria® 10 FPGA DDR4 설계가 피터에서 컴파일되지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Standard Edition
  • 인텔® Quartus® Prime Pro Edition
  • 인텔® Quartus® Prime Lite Edition
  • HPS 인텔® Arria® 10 FPGA IP용 외부 메모리 인터페이스
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Arria® 10 FPGA DDR4 IP 편집기의 메모리 토폴로지/토폴로지 탭에서 "자동으로 위치 선택" 옵션을 선택하면 IP가 자동으로 mem_alert_n 신호에 대한 핀 할당을 선택합니다. 이 옵션을 선택하고 충돌하는 위치 제약 조건이 mem_alert_n 핀에 적용되면 컴파일 중에 피팅 오류가 발생합니다.

    fitter 오류에는 다음 메시지가 포함됩니다.

    오류(14566): Fitter는 기존 제약 조건(1핀)과의 충돌로 인해 주변 부품 1개를 배치할 수 없습니다.

    오류(15307): 불법적이거나 충돌하는 할당으로 인해 설계에 프로젝트 할당을 적용할 수 없습니다. 정정 조치는 다른 메시지를 참조하십시오.

    해결 방법

    "자동으로 위치 선택" 옵션을 사용하는 경우 에서 mem_alert_n 신호에 대한 모든 위치 할당 및 제약 조건을 제거합니다. QSF 파일. 인텔은 최적의 타이밍 마진을 위해 "주소/명령 핀이 있는 I/O 레인" 옵션을 선택하여 mem_alert_n 신호를 주소/명령 뱅크에 수동으로 배치할 것을 권장합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.