문서 ID: 000077273 콘텐츠 형태: 문제 해결 마지막 검토일: 2006-02-13

Altera® 도구에서 제공하는 체크섬이 Altera 장치에서 프로그래밍 데이터의 고유한 서명을 나타내는 좋은 방법입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명 아니요. 체크섬은 패턴에서 프로그래밍된 비트 수의 간단한 합계입니다. 16개 미만의 로직 셀이 있는 단순 프로그래밍 가능 로직 장치(PLD)에 대해 중간 값을 갖는 개념입니다. 그러나 이러한 더 작은 장치를 사용하더라도 그 가치는 고유하지 않았습니다. 장치가 커짐에 따라 이러한 비트 수의 합은 가치가 떨어집니다.

Altera에서는 장치에서 패턴을 고유하게 나타내는 수단으로 체크섬을 사용하지 않는 것이 좋습니다. Altera에서는 확인 작업을 사용하여 장치가 올바른 패턴으로 프로그래밍되었는지 확인할 것을 권장합니다.

JTAG(Joint Test Action Group) IEEE 1149.1 사양은 USERCODE 명령이라고 하는 패턴에 대한 고유한 서명을 제공하기 위한 더 나은 메커니즘도 제공합니다. APEXTM 20K, APEX 20KE, ACEXTM 1K, FLEX 10K, FLEX 10KA, FLEX® 10KE, MAX 7000AE, MAX 7000B, MAX® 3000A 및 EPC 장치는 선택적 USERCODE 명령을 지원합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.