문서 ID: 000077312 콘텐츠 형태: 오류 메시지 마지막 검토일: 2018-06-25

오류(18108): 핀 위치 Pin_XXX(IOPAD_X224_Y12_N61)에 할당된 여러 핀을 배치할 수 없음, 정보(18109): 핀 ~ALTERA_AVST_DATA0~가 핀 위치 Pin_XXX(IOPAD_X224_Y12_N61)에 할당됨

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 18.0 이하의 문제로 인해 AVST(Avalon-ST) 구성 핀을 사용하여 부분 재구성 설계를 구현할 때 이 오류가 발생할 수 있습니다.

    해결 방법

    이 오류는 인텔 Quartus Prime Pro Edition 소프트웨어 버전 18.0 업데이트 1부터 수정됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Stratix® 10 TX FPGA
    인텔® Stratix® 10 MX FPGA
    인텔® Stratix® 10 GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.