문서 ID: 000077318 콘텐츠 형태: 문제 해결 마지막 검토일: 2021-04-29

사용 설명서의 인텔® Stratix® 10 L 및 H-Tile 표준 PCS 데이터 속도 지원과 관련하여 오류가 있습니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    인텔® Stratix® 10 L 및 H-Tile 트랜시버 PHY 사용 설명서(UG-20055 | 2019.10.25) 1장 표 5의 문서에서 L-tile -2 속도 등급 및 H-tile -1/-2 속도 등급에 대한 표준 PCS 데이터 속도 지원은 10.81344Gbps임을 나타냅니다. 이는 최대 데이터 속도 지원에 적합하지 않습니다.

    해결 방법

    위에서 지원하는 데이터 속도는 적절한 인텔® Stratix® 10L 및 H-Tile 트랜시버 네이티브 PHY FPGA IP 매개변수 설정을 통해 최대 12Gbps가 될 수 있습니다. 이 문서는 버전 20.4에서 업데이트되었습니다

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 4 제품

    인텔® Stratix® 10 GX FPGA
    인텔® Stratix® 10 MX FPGA
    인텔® Stratix® 10 TX FPGA
    인텔® Stratix® 10 SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.