문서 ID: 000077442 콘텐츠 형태: 문제 해결 마지막 검토일: 2019-10-09

L-Tile 및 H-Tile fPLL 인텔® Stratix® 10 FPGA IP에서 HDMI 프로토콜 옵션을 선택할 때 Fitter 오류 메시지가 표시되는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.1, 18.2, 18.1.1 및 18.1의 문제로 인해 fPLL IP에 HDMI 프로토콜 옵션을 사용할 때 다음과 같은 피팅 오류 메시지가 표시됩니다.

    오류(15653): Fitter가 다음 원자에 대한 올바른 구성을 찾을 수 없습니다. 오래된 트랜시버 PHY IP 코어를 업데이트하고 불법 핀 할당을 수정한 다음 설계를 다시 컴파일합니다.

    오류(15744): 원자 'u0|xcvr_fpll_s10_htile_0|fpll_inst'

    오류(15744): 설정이 다음 조건 중 하나 이상과 일치해야 합니다.

    오류(15744): ( primary_use != TX ) OR ( side == LEFT ) OR ( f_min_pfd == 50000000 )

    오류(15744): 그러나 다음 할당은 위의 조건을 위반합니다.

    오류(15744): 측면 = SIDE_OFF

    오류(15744): f_min_pfd = 25000000

    오류(15744): primary_use = TX

    HDMI 프로토콜 옵션은 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.1, 18.2, 18.1.1 및 18.1에서 지원되지 않습니다.

    해결 방법

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.2에서 해결되었습니다. 인텔® Quartus® Prime Pro 19.2 이전 버전의 경우 기본 프로토콜 모드를 사용합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Stratix® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.