문서 ID: 000077698 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-09-26

하드웨어에 LVDS가 있는 불안정한 설계

환경

  • 인텔® Quartus® II 구독 에디션
  • 이더넷
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    다음을 포함하는 디자인을 실행할 때 불안정한 결과를 얻을 수 있습니다. 하드웨어의 LVDS 트랜시버 블록. 이는 제약 조건으로 인해 발생합니다. MegaCore 기능과 함께 제공됩니다.

    이 문제는 LVDS 트랜시버를 포함하는 모든 구성에 영향을 줍니다 블록.

    해결 방법

    구속조건 파일 <프로젝트 디렉터리>/변형을 편집합니다. name>_constraint.sdc.를 입력하고 줄을 바꿉니다. 410에서 417까지 다음 줄이 있습니다.

    set_clock_groups -asynchronous -group {altera_tse_mac_rx_clk_0} -group {altera_tse_mac_tx_clk_0} -group {altera_tse_rx_afull_clk} -group {altera_tse_sys_clk} -group {altera_tse_ref_clk \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|rx[0]|clk0 \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|pll|clk[0]}

    이 문제는 향후 버전의 트리플 스피드에서 수정될 예정입니다 이더넷 MegaCore 기능.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.