문서 ID: 000078614 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-12-12

: 지역에 유효한 위치가 없습니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    ALTLVDS_RX 메가 기능 또는 ALTLVDS_TX 메가 기능을 배치하는 경우 Cyclone V 장치의 왼쪽 가장자리 또는 오른쪽 가장자리에 컴파일 다음과 유사한 오류로 실패할 수 있습니다.

    Error (175020): Illegal constraint of pin to the region (89, 4) to (89, 16): no valid locations in region

    이 오류는 기본적으로 ALTLVDS의 PLL 때문에 발생합니다. LVDS 보상 모드에서 메가기능이 인스턴스화됩니다. LVDS 보상 모드는 Cyclone V 장치의 왼쪽 또는 오른쪽 가장자리에서 지원되지 않습니다.

    해결 방법

    오류를 방지하려면 다음 중 하나를 수행하십시오.

    • ALTLVDS_RX 메가 기능을 생성하려는 경우 또는 외부 PLL 사용 이 있는 ALTLVDS_TX 메가기능이 꺼져 있습니다.
    • ALTLVDS_RX 메가 기능의 경우 다음 Quartus를 추가합니다. 프로젝트 Quartus 설정 파일(.qsf)에 II 할당:

    set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to |ALTLVDS_RX_component|auto_generated|pll_sclk

    ALTLVDS_TX 메가 기능의 경우 다음 Quartus를 추가합니다. 프로젝트 .qsf에 II 할당:

    set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to |ALTLVDS_TX_component|auto_generated|pll_fclk
    • ALTLVDS_RX 메가 기능 또는 ALTLVDS_TX 메가 기능을 생성하려는 경우 외부 PLL 사용켜져 있는 경우, 반드시 즉, Altera_PLL 메가기능을 구성할 때 해당 작업을 설정합니다. 직접 모드.

    참고: 위의 해결 방법 중 하나를 수행한 후, 그 동안 Quartus II 소프트웨어가 유사한 경고를 생성할 수 있습니다. 다음을 수행합니다.

    Critical Warning (11141): PLL "my_pll:my_pll_inst|my_pll_0002:my_pll_inst|altera_pll:altera_pll_i|general[0].gpll~FRACTIONAL_PLL" drives a non-DPA LVDS interface, but the PLL is not in LVDS compensation mode.

    다음 경우 이 경고를 안전하게 무시할 수 있습니다.

    • 왼쪽에 ALTLVDS 메가 기능 배치 Cyclone V 장치의 가장자리 또는 오른쪽 가장자리 AND
    • PLL의 작동 모드직접 설정됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.