문서 ID: 000078970 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2016-06-17

3세대 수신 눈 마진을 개선하기 위해 사전 설정 9를 요청하기 위해 Stratix V PCIe HIP를 설정하는 방법은 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    PCI Express®용 Stratix® V 하드 IP는 기본적으로 사전 설정 7 또는 사전 설정 8 중 하나를 사용하여 3세대 데이터를 전송하도록 링크 파트너에게 요청합니다.  채널 특성에 따라 하드 IP 요청 사전 설정에 사전 설정 9와 이퀄라이저의 게인 피크 주파수에 대한 전체 대역폭을 사용하면 하드 IP 수신기에서 더 나은 눈 마진을 제공할 수 있습니다.

    해결 방법

    아래 단계를 따라 작업을 구현하십시오.

    a) 하드 IP RTL을 수정하여 링크 파트너에게 Gen3 사전 설정 9로 전송하도록 요청하려면 아래 단계를 따르십시오.

    1. 생성된 편집 altpcie_sv_hip_ast_hwtcl.v 에 있는 파일 \top\synthesis\submodule\

    2. 다음 행을 다음 줄에서 변경합니다.

    localparam [17:0]gen3_coeff_1 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_1_hwtcl [17:0]: 18\'h7;

    localparam [17:0]gen3_coeff_2 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_2_hwtcl [17:0]: 18\'h8;

    localparam [17:0]gen3_coeff_3 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_3_hwtcl [17:0]: 18\'h7;

    localparam [17:0]gen3_coeff_4 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_4_hwtcl [17:0]: 18\'h8;

    받는 사람

    localparam [17:0]gen3_coeff_1 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_1_hwtcl [17:0]: 18\'h9;

    localparam [17:0]gen3_coeff_2 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_2_hwtcl [17:0]: 18\'h9;

    localparam [17:0]gen3_coeff_3 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_3_hwtcl [17:0]: 18\'h9;

    localparam [17:0]gen3_coeff_4 = (hwtcl_override_g3rxcoef==1)?gen3_coeff_4_hwtcl [17:0]: 18\'h9;

    b) 이 변경으로 타겟팅 중인 PCIe IP의 각 트랜시버 핀에 대해 아래 할당을 추가합니다.

    set_instance_assignment -name XCVR_RX_EQ_BW_SEL BW_FULL_12P5 –

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 4 제품

    Arria® V GZ FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.