문서 ID: 000079394 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

DDRx UniPHY 컨트롤러 버전 11.0의 효율성이 컨트롤러 10.1 버전의 효율성보다 더 나쁜 이유는 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    특정 상황에서 UniPHY 버전 11.0 컨트롤러로 DDRx를 실행할 때, UniPHY 10.1 컨트롤러로 DDRx를 실행할 때 존재하지 않는 메모리 버스의 비효율성을 알 수 있습니다. 이러한 비효율성으로 인해 읽기 또는 쓰기 버스트 간의 간격이 줄어들고 버스 처리량이 줄어듭니다.

     

    비효율성 은 컨트롤러가 백투백 활성화(다른 은행)간 추가 클럭 주기가 필요하기 때문입니다. 활성화가 지연되면 후속 읽기/쓰기 트랜잭션이 지연되어 local_ready 해제됩니다. 이로 인해 컨트롤러의 효율성이 10.1 버전보다 낮아집니다.

     

    이 문제는 Quartus® II 소프트웨어의 향후 버전에서 해결됩니다.

    해결 방법 해결 방법은 alt_mem_ddrx_rank_timer.v 파일을 열고 로컬 매개변수를 설정하는 것입니다. "ENABLE_BETTER_TRRD_EFFICIENCY"에서 1까지.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Stratix® V GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.