문서 ID: 000079627 콘텐츠 형태: 문제 해결 마지막 검토일: 2016-05-11

Qsys에서 Arria 10 저연시 이더넷 10G MAC IP 코어의 csr_clk 최소 클럭 주파수가 156.25MHz인 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명 Quartus® Prime 소프트웨어 릴리스 15.1 이상에서 Qsys는 Arria® 10개의 지연 시간 이더넷 10G MAC IP 코어에서 csr_clk 최소 주파수 156.25MHz를 잘못 보고합니다.
해결 방법

Arria 10 저연시 이더넷 10G MAC IP 코어의 csr_clk 주파수가 156.25MHz 이하여야 합니다.

이 문제는 Quartus Prime 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.