문서 ID: 000080169 콘텐츠 형태: 오류 메시지 마지막 검토일: 2013-10-22

오류: 피연산자 0은 FPSCR --'vmsr fpexc, r0'이어야 합니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    SoC Embedded Design Suite의 문제로 인해 .s 어셈블리 코드에서 vmsr fpexc, r0 을 사용할 때 ARM DS-5 Altera Edition 컴파일 중에 이 오류가 표시될 수 있습니다.

    해결 방법

    이 문제를 해결하려면 www.Mentor.com 에서 최신 Mentor Sourcery CodeBench Lite 패키지를 다운로드하고 <Quartus II 설치>/embedded/host_tools/mentor/gnu/arm/baremetal에서 gcc 컴파일러를 업데이트하십시오.

    이 문제는 SoC Embedded Design Suite 릴리스 15.1부터 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 5 제품

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.