문서 ID: 000081212 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-06-10

Arria V GT/GX/ST/SX 및 Cyclone V GX/SX 장치에 대한 권장 SATA/SAS 신호 감지 예비 설정은 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    현재 Arria® V GT/GX/ST/SX 및 Cyclone® V GX/SX 장치에 대한 SATA/SAS 특성화는 예비입니다. 최종 특성화 데이터의 가용성에 앞서 아래 권장 신호 감지 설정을 따르십시오.

    Quartus II QSF
    할당 설정

    신호 감지 감지 시간

    RX Vcm

    신호 감지 임계값 전압

    XCVR_RX_SD_ON

    XCVR_RX_SD_OFF

    XCVR_RX_COMMON_
    MODE_VOLTAGE

    XCVR_RX_SD_THRESHOLD

    i/m 변형

    X 변형

    Arria V GT/GX/ST/SX

    1세대

    2

    2

    0.65 V

    5개(40 mV)

    7(50 mV)

    2세대

    4

    2

    3세대

    8

    4

    Cyclone V GX/SX

    1세대

    5

    4

    0.65 V

    5개(40 mV)

    7(50 mV)

    2세대

    3

    2

    노트:

    • 이러한 설정은 Quartus® II 소프트웨어 13.0 DP1 이상 버전에서 허용됩니다.
    • 시스템 수준 테스트를 기반으로 서로 다른 XCVR_RX_SD_ON 및 XCVR_RX_SD_OFF 값으로 QSF 설정을 변경할 수 있습니다.

    Arria V 장치 Gen 3(6Gbps) 및 m 변형에 대한 신호 감지 QSF 할당 예:

    1) 신호 감지 회로 활성화
    set_instance_assignment -name XCVR_RX_SD_ENABLE ON -to <rx_serial_pin 이름>

    2) 감지 시간의 하이스테레시 설정
    set_instance_assignment -name XCVR_RX_SD_ON 8 -to <rx_serial_pin 이름>(1)
    set_instance_assignment -name XCVR_RX_SD_OFF 4 -to <rx_serial_pin 이름>(1)

    3) RX 공통 모드 전압 설정
    set_instance_assignment -name XCVR_RX_COMMON_MODE_VOLTAGE VTT_0P65V -to <rx_serial_pin 이름>

    4) 임계값 전압 감지 설정
    set_instance_assignment -name XCVR_RX_SD_THRESHOLD 5 -to <rx_serial_pin 이름>(1)


    참고:

    1. 해당 XCVR_RX_SD_THRESHOLD 값 및 지원되는 XCVR_RX_SD_ON 및 XCVR_RX_SD_OFF 값은 Altera 트랜시버 IP 코어 사용자 가이드(PDF)를 참조하십시오.
    해결 방법

     

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 6 제품

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Arria® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA
    Cyclone® V SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.