문서 ID: 000081479 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-06-19

Cyclone® V 장치용 Quartus® II 소프트웨어에서 PCI Express 디자인을 컴파일할 때 아래와 유사한 오류 메시지가 발생하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    다음 오류 메시지는 PCI Express 인텔® FPGA IP 코어의 잘못된 nPERST 핀 배치 때문입니다.  예를 들어, V 장치에서 왼쪽 아래 HIP가 있는 핀 nPERSTL0 을 사용하는 경우 이 오류 메시지가 Cyclone®.

    오류(175001): 하드 IP를 배치할 수 없음
    정보(175028): 하드 IP 이름: |altpcie_cv_hip_ast_hwtcl:dut|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|
    altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|arriav_hd_altpe2_hip_top
    오류(10104): PCI Express Hard IP의 I/O 패드와 PINPERST 포트 사이의 경로를 찾을 수 없습니다.
    오류(10151): "HIP_X1_Y15_N0"은 PCI Express Hard IP의 PINPERSTN에 연결된 "I/O 패드"에 대한 법적 위치가 아닙니다.
    정보(10371): I/O 패드의 잠재적 위치 2개: PIN_W24, PIN_Y23.
    정보(175029): 영향을 받는 위치 1개
    정보(175029): HIP_X1_Y15_N0

    해결 방법

    Cyclone® V 장치에서 nPERSTL0 nPERSTL1 에 대한 올바른 매핑은 다음과 입니다.

    하단 PCIe 하드 IP --> nPERSTL1
    최고 PCIe 하드 IP --> nPERSTL0
    이 매핑은 하단 PCIe Hard IP가 nPERSTL0과 연결되고 상단 PCIe 하드 IP가 nPERSTL1과 연결된 Stratix® V 및 Arria® V 장치와 반대입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Cyclone® V GX FPGA
    Cyclone® V GT FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.