다음 오류 메시지는 PCI Express 인텔® FPGA IP 코어의 잘못된 nPERST 핀 배치 때문입니다. 예를 들어, V 장치에서 왼쪽 아래 HIP가 있는 핀 nPERSTL0 을 사용하는 경우 이 오류 메시지가 Cyclone®.
오류(175001): 하드 IP를 배치할 수 없음
정보(175028): 하드 IP 이름: |altpcie_cv_hip_ast_hwtcl:dut|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|
altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|arriav_hd_altpe2_hip_top
오류(10104): PCI Express Hard IP의 I/O 패드와 PINPERST 포트 사이의 경로를 찾을 수 없습니다.
오류(10151): "HIP_X1_Y15_N0"은 PCI Express Hard IP의 PINPERSTN에 연결된 "I/O 패드"에 대한 법적 위치가 아닙니다.
정보(10371): I/O 패드의 잠재적 위치 2개: PIN_W24, PIN_Y23.
정보(175029): 영향을 받는 위치 1개
정보(175029): HIP_X1_Y15_N0
Cyclone® V 장치에서 nPERSTL0 및 nPERSTL1 에 대한 올바른 매핑은 다음과 입니다.
하단 PCIe 하드 IP --> nPERSTL1
최고 PCIe 하드 IP --> nPERSTL0
이 매핑은 하단 PCIe Hard IP가 nPERSTL0과 연결되고 상단 PCIe 하드 IP가 nPERSTL1과 연결된 Stratix® V 및 Arria® V 장치와 반대입니다.