문서 ID: 000082048 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2014-07-04

Quartus® II 버전 13.1에서 HPS 로너 I/O에 대한 타이밍 지원을 활성화하려면 어떻게 해야 합니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    로너 I/O에 대한 타이밍 지원은 Quartus® II 소프트웨어 버전 13.1에서 기본적으로 사용할 수 없습니다. 그러나 패치를 사용하여 이 기능을 추가할 수 있습니다.

    해결 방법

    Quartus II 버전 13.1에서 HPS 로너 I/O에 대한 타이밍 지원을 활성화하려면 아래의 해당 링크에서 Quartus® II 소프트웨어 버전 13.1용 패치 0.37다운로드하여 설치하십시오.

    Windows의 경우:

    Linux의 경우:

    Readme:

    이 기능은 Quartus® II 소프트웨어 15.1부터 수정되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 5 제품

    Arria® V ST SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA
    Arria® V SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.