문서 ID: 000083244 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-11-15

V 및 Arria Cyclone V를 대상으로 하는 UniPHY 코어로 컴파일 실패

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    Arria V 또는 Cyclone 대상으로 하는 DDR2 및 DDR3 인터페이스용 하드 외부 메모리 인터페이스 활성화 매개변수가 있는 V 장치 켜기 및 구성 및 상태 등록 활성화 인터페이스 매개변수가 켜졌으며, 컴파일에서 설계가 실패할 수 있습니다. 다음과 유사한 오류가 발생했습니다.

    Error: Can't route signal "dut:inst|dut_0002:dut_inst|dut_p0:p0| dut_p0_acv_hard_memphy:umemphy|csr_afi_cal_success" to atom "dut:inst|dut_0002:dut_inst|dut_p0:p0|dut_p0_acv_hard_memphy: umemphy|dut_p0_phy_csr:phy_csr_inst|csr_register_0004[24]".

    이 문제는 향후 DDR2 버전에서 해결되며, 유니피를 탑재한 DDR3 SDRAM 컨트롤러.

    해결 방법

    텍스트 편집기에서 RTL 파일을 엽니다. submodules/_p0_acv_hard_memphy.v

    위 파일에서 다음 행을 변경합니다.

    assign csr_afi_cal_success = afi_cal_success;� assign csr_afi_cal_fail = afi_cal_fail;

    받는 사람

    assign csr_afi_cal_success = io_intaficalsuccess;� assign csr_afi_cal_fail = io_intaficalfail;

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.