문서 ID: 000083611 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-01-15

낮은 Vcc 및 극한 온도에서 Arria V 및 Cyclone V 장치에서 DDR2 및 DDR3 하드 메모리 컨트롤러에 대한 읽기/쓰기 오류 가능

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    이 문제는 DDR2 및 DDR3 제품에 영향을 미칩니다.

    Arria V GX, Arria V GT의 하드 메모리 컨트롤러, Arria V SoC, Cyclone V GX, Cyclone V GT 및 Cyclone V SoC 장치 낮은 Vcc 코어에서 정상 작동 중 읽기/쓰기 오류 전시 전압 및 매우 덥거나 차가운 온도.

    다음 프로토콜과 주파수가 영향을 받습니다.

    • Arria V GX/GT/SoC 장치의 경우 375-400에서 DDR2 375-533 MHz에서 MHz 및 DDR3
    • Cyclone V 장치의 경우 300-400MHz의 DDR2와 300-400에서 DDR3 Mhz.
    해결 방법

    V GX, Arria V GT, Cyclone V GX 또는 Arria 사용하는 경우 V GT 장치를 Cyclone 해결 방법은 Quartus II를 설치하는 것입니다. 소프트웨어 버전 13.0 SP1 DP5 패치를 거친 다음 외부를 재생성합니다. 메모리 인터페이스 하드 메모리 컨트롤러 IP 및 디자인을 다시 컴파일합니다.

    Cyclone V SoC 또는 Arria V SoC 장치를 사용하는 경우 Quartus II 소프트웨어 버전 13.1을 설치한 다음 재생성해야 합니다. 외부 메모리 인터페이스 하드 메모리 컨트롤러 IP 및 재컴파일 설계를 지원합니다.

    이 문제는 향후 버전에서 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Arria® V FPGA 및 SoC FPGA
    Cyclone® V FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.