문서 ID: 000086683 콘텐츠 형태: 문제 해결 마지막 검토일: 2017-03-07

데이터 버스 입력 모드용 Arria 10개의 외부 메모리 인터페이스 IP FPGA IO 설정이 DDR4 및 QDRIV 프로토콜용 Quartus Prime 소프트웨어 버전 16.1.1에서 60옴보다 낮은 값을 지원하지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • 인텔® Quartus® II 구독 에디션
  • HPS 인텔® Arria® 10 FPGA IP용 외부 메모리 인터페이스
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    이 문제는 Quartus® Prime 소프트웨어 버전 16.1.2에서 해결되었습니다. 60 옴 미만의 지원되는 모든 값은 DDR4 및 QDRIV 프로토콜을 대상으로 하는 1.2-V POD I/O 표준에 대해 선택할 수 있습니다.

    1.2 V POD I/O 표준(예: DDR3, RLDRAM3)을 사용하지 않는 메모리 인터페이스 프로토콜의 경우 Quartus Prime 소프트웨어 버전 16.1부터 50옴 미만의 입력 종료 값이 제거되었습니다. 자세한 내용은 이 KDB 답변에서 확인할 수 있습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.