문서 ID: 000086830 콘텐츠 형태: 문제 해결 마지막 검토일: 2018-02-27

활성 직렬 구성이 28 nm FPGAs 낮은 온도에서 실패하는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

낮은 온도에서 Cyclone® V, Stratix® V 또는 Arria® V FPGA 구성하는 동안 활성 직렬 구성이 실패할 수 있습니다. 장치가 오랫동안 실행 중일 때 낮은 온도에서 시간 위반이 발생할 수 있습니다.

해결 방법

더 긴 대기 시간이 있는 직렬 플래시 장치를 사용하여 저온에서 액티브 직렬 모드에서 성공적으로 구성할 수 있습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 4 제품

Cyclone® V FPGA 및 SoC FPGA
Arria® V FPGA 및 SoC FPGA
Stratix® V FPGA
인텔® FPGA 구성 장치

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.