시그마 델타 컨버터

권장 대상:

  • 장치: 알 수 없음

  • Quartus®: v9.1

author-image

기준

이 설계 예는 아날로그 변조기와 디지털 필터의 두 가지 주요 블록으로 구성된 무선 및 오디오 응용 프로그램에서 일반적으로 사용되는 비용 효율적인 고정밀 아날로그-디지털 컨버터(ADC)입니다. 아날로그 변조기는 오버 샘플로 아날로그 신호를 비트 스트림으로 변환합니다. 그런 다음 디지털 필터는 소수점 조작을 통해 일련 스트림을 디지털 번호로 변환합니다.

이 설계 예는 다단계 파티션 방법으로 디지털 소수점 필터를 구현하고 DSP Builder Advanced Blockset의 시간 분할 멀티플렉스(TDM) 기능을 사용하여 고속 성능과 낮은 리소스 사용을 모두 달성하는 효율적이고 비용 효율적인 방법을 보여줍니다.

그림 1은 Simulink 블록과 디지털 삭제 필터(DSP Builder 블록으로 구현됨)로 모델링된 아날로그 변조기가 있는 시그마-델타 ADC의 블록 다이어그램을 보여줍니다.

그림 1. 시그마 델타 ADC 블록 다이어그램.

이 예에 사용된 파일을 다운로드하십시오.

이 설계의 사용은 인텔® 설계 예시 라이센스 계약의이용 약관에 따라 달라질 수 있습니다.

사양

표 1에는 디지털 소수점 필터를 설계하는 데 사용되는 사양이 나와 있습니다.

관련 링크

프로젝트의 이 설계 예에 사용된 관련 기능에 대한 자세한 내용은 다음 을 참조하십시오.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.