문서 ID: 000077058 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2014-12-03

Stratix V 및 Arria V GZ 장치 ATX PLL을 어떻게 재교정할 수 있습니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Stratix®V 및 Arria®V GZ 장치 ATX PLL의 재교정은 Quartus® II 소프트웨어 버전 및 ATX PLL 잠금 상태에 따라 다릅니다.

    Quartus II 소프트웨어 버전 13.1.1 이하
    ATX 튜닝 레지스터 주소 오프셋 0x0는 Quartus II 소프트웨어 버전 13.1.1 이하에서 사용할 수 있습니다. ATX 튜닝 레지스터 주소 오프셋 0x0에 쓰면 수동 재교정이 트리거되지만 이미 잠금 상태인 경우 보정 루틴이 ATX PLL을 방해하지 않습니다.

    Quartus II 소프트웨어 버전 13.1.1 이하에서 ATX PLL을 재보정하려면 아래 방법을 사용할 수 있습니다.

    Quartus II 소프트웨어 버전 13.1.1 이하 및 ATX PLL이 이미 잠겨 있습니다.

    1. "ATX 튜닝 레지스터"의 오프셋 0x0 주소에 씁니다.

    Quartus II 소프트웨어 버전 13.1.1 이하이며 ATX PLL이 잠금 해제되어 있습니다.

    1. 전체 ATX PLL MIF 파일을 ATX PLL에 씁니다.
    2. "ATX 튜닝 레지스터"의 오프셋 0x0 주소에 씁니다.

    Quartus II 소프트웨어 버전 13.1.2 이상
    Quartus II 소프트웨어 버전 13.1.2에 ATX 튜닝 레지스터가 추가되었습니다. ATX PLL을 재보정하려면 위의 방법을 사용하거나 아래에 설명된 방법을 사용할 수 있습니다.

    ATX 튜닝 레지스터 주소 오프셋 0x1는 Quartus II 소프트웨어 버전 13.1.2 이상에서 사용할 수 있습니다. ATX 튜닝 레지스터 주소 오프셋 0x1에 쓰면 현재 ATX PLL 잠금 상태에 대한 수동 재교정이 트리거됩니다.

    성공적인 ATX PLL 캘리브레이션을 위한 요구 사항
    Quartus II 소프트웨어의 모든 버전에서 성공적인 ATX PLL 캘리브레이션을 위해서는 다음 요구 사항이 충족되어야 합니다.

    • ATX PLL 기준 클럭은 존재하고, 안정적이며, 정확한 주파수여야 합니다.
    • 트랜시버 재구성 IP reconfig_mgmt_clk 신호는 존재하고 안정적이며 올바른 주파수여야 합니다.
    • ATX PLL을 재설정하거나 전원을 끄면 안 됩니다.
    • ATX PLL에서 클럭된 모든 트랜시버 PHY는 재보정 후에 재설정되어야 합니다.

    ATX 튜닝 레지스터 주소 오프셋 0x1 향후 버전의 Altera® 트랜시버 PHY IP 사용 설명서(PDF)에 추가될 예정입니다.

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.